-- 會員 / 註冊 --  
 帳號:
 密碼:
  | 註冊 | 忘記密碼
3/26 新書到! 3/19 新書到! 3/14 新書到! 12/12 新書到!
購書流程Q & A站務留言版客服信箱
3ds MaxMayaRhinoAfter EffectsSketchUpZBrushPainterUnity
PhotoShopAutoCadMasterCamSolidWorksCreoUGRevitNuke
C#CC++Java遊戲程式Linux嵌入式PLCFPGAMatlab
駭客資料庫搜索引擎影像處理FluentVR+ARANSYS深度學習
單晶片AVROpenGLArduinoRaspberry Pi電路設計CadenceProtel
HadoopPythonStm32CortexLabview手機程式AndroidiPhone
可查書名,作者,ISBN,3dwoo書號
詳細書籍分類

基于FPGA的系統優化與綜合

( 簡體 字)
作者:瓦萊里·斯克里亞洛夫類別:1. -> 電子工程 -> FPGA
譯者:
出版社:機械工業出版社基于FPGA的系統優化與綜合 3dWoo書號: 49418
詢問書籍請說出此書號!

缺書
NT售價: 695

出版日:7/9/2018
頁數:375
光碟數:0
站長推薦:
印刷:黑白印刷語系: ( 簡體 版 )
加入購物車 加到我的最愛
(請先登入會員)
ISBN:9787111597223
作者序 | 譯者序 | 前言 | 內容簡介 | 目錄 | 
(簡體書上所述之下載連結耗時費功, 恕不適用在台灣, 若讀者需要請自行嘗試, 恕不保證)
作者序:

譯者序:

前言:

內容簡介:

本書系統介紹了關于FPGA的設計與實現的研究成果。首先,引入數字系統的設計概念,使用FPGA設計實現,并給出基于FPGA的高性能加速的仿真結果;其次,展現更多有限狀態機(FSM)的理論,闡述減少FPGA基本資源的方法,并講述如何在FPGA中實現小化電路的延時。本書著重介紹了完全綜合的硬件描述規范,提供大量基于提出的模型和方法的實際設計,探索了涉及核配置邏輯器件和大量嵌入模塊的建模方法。本書可作為普通高等學校微電子、電氣工程、自動化、能源工程等專業本科生和研究生相關課程的教材或參考書,也可為相關專業的工程技術人員對FPGA系統的研究設計提供參考。
目錄:

譯者序
原書前言
縮略語
第一部分 基于FPGA的數字電路與系統設計
第1章 FPGA結構、可重構結構、嵌入模塊和設計工具3
1.1 介紹FPGA 3
1.2 FPGA器件的基礎7
1.2.1 XilinxFPGA的可配置邏輯模塊7
1.2.2 AlteraFPGA的邏輯器件10
1.3 嵌入模塊11
1.3.1 嵌入存儲器12
1.3.2 嵌入DSP模塊15
1.4 時鐘分配和復位17
1.5 設計工具19
1.6 執行和原型機24
1.7 基于FPGA的電路和系統的交互29
參考文獻35
第2章 基于FPGA器件的綜合VHDL 37
2.1 介紹VHDL 37
2.2 數據類型、對象和操作數43
2.3 組合進程和時序進程48
2.3.1 組合進程49
2.3.2 時序進程52
2.4 函數、進程和模塊56
2.5 類和生成62
2.6 庫、包和文件67
2.7 行為仿真72
2.8 原型機76
參考文獻78

第3章 設計技術80
3.1 組合電路80
3.1.1 譯碼器83
3.1.2 解碼器83
3.1.3 多路復用器84
3.1.4 比較器85
3.1.5 算術電路85
3.1.6 桶形移位器86
3.2 順序電路86
3.2.1 寄存器86
3.2.2 移位寄存器87
3.2.3 計數器87
3.2.4 有累加器的算術電路88
3.3 有限狀態機89
3.4 基于FPGA電路和系統的優選92
3.4.1 高并行性的基于網絡的解決方案93
3.4.2 硬件加速器98
3.4.3 塊化分層FSM運行的并行算法98
3.5 并行排序的設計實例99
3.6 并行搜索的設計實例104
3.7 并行計數器的設計實例109
3.8 計數網絡的設計實例112
3.9 基于LUT的漢明權重計數器/比較器的設計實例115
3.10 向量操作的設計實例121
參考文獻125
第4章 嵌入模塊和系統設計127
4.1 IP芯片127
4.2 嵌入DSP 136
4.3 FPGA交互141
4.3.1 Digilent并行端口接口141
4.3.2 UART接口149
4.4 軟硬件協同設計和協同仿真160
4.4.1 Digilent并行接口的軟硬件協同設計161
4.4.2 UART接口的軟硬件協同設計168
4.5 可編程片上系統177
基于FPGA的系統優化與綜合

參考文獻181
第5章 基于層次和并行技術規范182
5.1 模塊化層次結構規范182
5.2 層次有限狀態機186
5.2.1 具有明確模塊的HFSM的HDL模板187
5.2.2 具有不明確模塊的HFSM的HDL模板195
5.3 HFSM的綜合196
5.3.1 具有明確模塊的HFSM的綜合196
5.3.2 具有不明確模塊的HFSM的綜合203
5.4 并行規范和并行HFSM 204
5.5 基于HFSM模型的軟件程序的硬件執行212
5.6 嵌入式或分布式棧存儲器215
5.7 優化技術217
5.7.1 層次返回217
5.7.2 HGS的多入口點219
5.7.3 快棧解除219
5.8 實際應用219
參考文獻225
第二部分 基于FPGA電路和系統的有限
狀態機的優化方法
第6章 MooreFSM 邏輯電路的硬件減少231
6.1 現有方法的一般特點231
6.2 MooreFSM中的目標轉換237
6.3 MooreFSM的狀態代碼擴展式241
6.4 替代邏輯條件綜合MooreFSM 248
參考文獻252
第7章 嵌入存儲模塊設計FSM 254
7.1 Mealy和MooreFSM的簡單執行254
7.2 FSM的結構解體259
7.3 解碼微操作集設計MealyFSM 262
7.4 解碼兼容微操作域設計MealyFSM 265
目 錄
?
7.5 解碼結構表行設計MealyFSM 267
7.6 基于MooreFSM的偽等狀態優化BIMF 272
參考文獻276
第8章 優化具有嵌入存儲塊的FSM 278
8.1 MPMealyFSM的簡單執行278
8.2 LUTer的優化285
8.3 基于偽等狀態優化LUTer 290
8.4 基于微操作集編碼優化LUTer 299
參考文獻306
第9章 操作實現轉換的FSM 307
9.1 轉換操作執行的概念307
9.2 轉換可操作生成的FSM組織309
9.3 FSM設計實例312
9.4 具有OAT的FSM的綜合進程結構表達315
9.4.1 具有OAT的FSM的綜合進程的基本結構316
9.4.2 改良綜合進程的基本結構317
9.5 轉換操作自動化組織319
9.5.1 操作自動化的典型結構模型319
9.5.2 OAT的組織特性320
9.5.3 OAT組成部分的組織320
9.6 有轉換操作增補集的FSM的綜合方法322
9.7 有OAT的FSM的有效性研究326
參考文獻330
附錄 331
附錄A 本書使用的VHDL結構和其他支持材料331
參考文獻352
附錄B 代碼實例353
參考文獻375
序: