-- 會員 / 註冊 --  
 帳號:
 密碼:
  | 註冊 | 忘記密碼
3/26 新書到! 3/19 新書到! 3/14 新書到! 12/12 新書到!
購書流程Q & A站務留言版客服信箱
3ds MaxMayaRhinoAfter EffectsSketchUpZBrushPainterUnity
PhotoShopAutoCadMasterCamSolidWorksCreoUGRevitNuke
C#CC++Java遊戲程式Linux嵌入式PLCFPGAMatlab
駭客資料庫搜索引擎影像處理FluentVR+ARANSYS深度學習
單晶片AVROpenGLArduinoRaspberry Pi電路設計CadenceProtel
HadoopPythonStm32CortexLabview手機程式AndroidiPhone
可查書名,作者,ISBN,3dwoo書號
詳細書籍分類

Cadence Allegro 電子設計常見問題解答500例

( 簡體 字)
作者:黃勇,鄭振宇,龍學飛類別:1. -> 電子工程 -> 電路設計 -> Cadence
譯者:
出版社:電子工業出版社Cadence Allegro 電子設計常見問題解答500例 3dWoo書號: 52319
詢問書籍請說出此書號!

缺書
NT售價: 590

出版日:12/1/2019
頁數:492
光碟數:0
站長推薦:
印刷:黑白印刷語系: ( 簡體 版 )
加入購物車 加到我的最愛
(請先登入會員)
ISBN:9787121381195
作者序 | 譯者序 | 前言 | 內容簡介 | 目錄 | 
(簡體書上所述之下載連結耗時費功, 恕不適用在台灣, 若讀者需要請自行嘗試, 恕不保證)
作者序:

譯者序:

前言:

面對功能越來越復雜、速度越來越快、體積越來越小的電子產品,各類電子設計需求不斷增加,學習和投身電子產品設計的工程師也越來越多。但是由于電子產品設計領域對工程師自身的要求非常高,大部分工程師在設計中都很難做到得心應手,當遇到速率較高、產品功能復雜的電子產品時,就會出現各類PCB設計問題,造成很多項目在后期調試過多,甚至報廢的現象,既浪費了人力物力,又延長了產品的研發周期。
Cadence Allegro作為一款EDA工具,在電子設計領域應用廣泛,成為了很多電子工程師的必備工具之一。相比于其他EDA工具,Cadence Allegro有著更人性化的操作窗口、更友好的接口、功能更強大、整合性更好等諸多優點,市面上也有大量的指導書籍,可以幫助讀者進行學習,但還是有很多讀者在學習中遇到了各種各樣的使用問題。為什么呢?作者經過調查后發現:
(1)工具書都是按照正常流程編寫的,讀者必須嚴格按照書中講解的每一個步驟來操作才可能順利完成,只要讀者稍有偏離就會遇到麻煩,但又不知道問題出在哪里。
(2)按照書籍中的步驟進行操作,可能因為選取的案例不同,加之不能還原書籍所描述的情景,造成讀者操作失敗。
(3)書籍描述的操作只有一種方法,缺乏舉一反三的效果,只能知其然,無法幫助讀者知其所以然。
針對以上問題,作者結合自身多年的工作實踐編寫了本書,其目的就是希望幫助讀者解決學習中遇到的問題,讓讀者從問題中找答案,從問題中學習,快速掌握這個工具。
本書收集了用戶在使用Cadence Allegro進行原理圖庫、原理圖、PCB庫、PCB設計當中遇到的大量問題,并分類進行了詳細解答。這些問題中的絕大多數是從事電子設計領域工作的人員需要面對的,問題涉及面廣,解答深入,對電子設計人員更好地掌握Cadence Allegro、提高實踐能力有很大的幫助,同時對從事電子領域的工程技術人員也有很高的參考價值。
本書由專業電子設計公司——深圳市凡億技術開發有限公司的一線設計工程師聯合編寫。本書的內容基于凡億教育六十萬粉絲線上線下交流的PCB百問百答搜集的“真實問題”進行詳細解答,充分體現了作者對使用Cadence Allegro進行原理圖設計、PCB設計豐富的實際經驗及使用技巧,希望能起到拋磚引玉的作用。
本書包括以下6章:
第1章 電子設計基本概念100問解析。本章通過100個問答的形式,對電子設計中的一些基本概念做了詳細解答,旨在通過學習,讓讀者能夠在做具體的電子設計之前對所做項目有一個宏觀的把控,少走彎路。
第2章 OrCAD原理圖封裝庫50問解析。本章通過50個問答的形式,對使用OrCAD軟件繪制原理圖封裝庫做了詳細的解答,旨在通過學習,掌握原理圖封裝庫的基本概念,掌握使用OrCAD軟件,掌握使用OrCAD軟件繪制原理圖封裝庫文件,掌握OrCAD軟件繪制原理圖封裝庫的技巧,掌握繪制原理圖封裝庫的基本標準,掌握繪制原理圖封裝庫過程中各種問題的解決方法。
第3章 OrCAD原理圖設計90問解析。本章通過90個問答的形式,對使用OrCAD軟件繪制原理圖做了詳細的解答,旨在通過學習,掌握使用OrCAD軟件,掌握使用OrCAD軟件繪制原理圖文件,掌握繪制原理圖的技巧,掌握原理圖繪制的基本標準,掌握繪制原理圖過程中各種問題的解決方法。
第4章 Cadence Allegro封裝庫設計50問解析。本章通過50個問答的形式,詳細講述了使用Cadence Allegro軟件繪制PCB封裝庫的方法以及注意事項,旨在通過學習,掌握PCB封裝庫中的基本概念,掌握使用Cadence Allegro軟件,掌握使用Cadence Allegro軟件繪制PCB封裝庫文件,掌握繪制PCB封裝庫的技巧,掌握PCB封裝庫繪制的基本標準,掌握繪制PCB封裝庫過程中各種問題的解決方法。
第5章 Cadence Allegro軟件操作實戰90問解析。本章通過90個問答的形式,詳細講述了學習Allegro軟件的方法以及操作技巧,旨在通過學習,掌握Cadence Allegro軟件各個菜單的基本含義,掌握使用Cadence Allegro軟件,掌握使用Cadence Allegro軟件繪制PCB版圖以及PCB封裝,掌握Cadence Allegro軟件操作的各類技巧,掌握Cadence Allegro軟件中規則管理器的使用方法,掌握Cadence Allegro軟件操作實戰中各種問題的解決方法。
第6章 Cadence Allegro軟件PCB設計120問解析。本章通過120個問答的形式,詳細講述了使用Cadence Allegro軟件繪制PCB版圖的方法以及注意事項,旨在通過學習,掌握使用Cadence Allegro軟件,掌握使用Cadence Allegro軟件繪制PCB版圖的技巧,掌握繪制PCB版圖的基本標準,掌握繪制PCB版圖過程中各種問題的解決方法。
本書在寫作和推廣的過程中,得到了PCB聯盟網(www.pcbbar.com)組委和深圳市凡億技術開發有限公司總經理鄭振凡的大力支持,他們對相關技術問題提出了寶貴而富有建設性的意見,出版過程中得到了電子工業出版社的熱情幫助,曲昕編輯為本書的順利出版做了大量的工作,作者一并向他們表示衷心的感謝。
為方便讀者的閱讀、交流和信息反饋,PCB聯盟網創建了圖書板塊,讀者可以通過免費注冊的方式成為PCB聯盟網的用戶。在閱讀本書的過程中,如果讀者遇到任何問題,或者對本書內容有任何建議和意見,都可以通過這個平臺與作者直接進行交流。
內容簡介:

本書以Cadence公司目前最穩定的SPB 16.6版本的ORCAD軟件與 Allegro軟件為基礎,共分為6章,收錄了包括電子設計的基本概念、原理圖封裝庫的設計、PCB封裝庫的設計、原理圖的設計、Cadence軟件操作實戰、PCB版圖的設計在內的6個電子設計大類的500個常見問題,并對其進行一一詳細的的解答,并分享了處理原理圖設計與PCB版圖設計的方法與技巧。本書籍的編寫目的是讓讀者學習完本書籍之后,能夠將理論與實踐相結合,由淺入深,深入淺出地解決在電子設計中遇到的每一個問題,按照本書籍的方法設計出自己想要的電子圖紙,學習電子設計。隨書贈送的案例源文件以及20個小時Allegro軟件操作基礎視頻教程,可以在本書封底掃描二維碼或者進入PCB聯盟網直接獲取鏈接下載學習。
目錄:

第1章 電子設計基本概念100問解析 1
1.1 什么叫原理圖?它的作用是什么? 1
1.2 什么叫PCB版圖?它的作用是什么? 2
1.3 什么叫原理圖符號?它的作用是什么? 2
1.4 什么叫PCB符號?它的作用是什么? 2
1.5 PCB封裝的組成元素有哪些? 3
1.6 常見的PCB封裝類型有哪些? 4
1.7 原理圖中的器件與PCB版圖中的器件是怎么關聯的? 6
1.8 整個PCB版圖設計的完整流程是什么? 6
1.9 什么叫金屬化孔? 7
1.10 什么叫非金屬化孔?它與金屬化孔的區別是什么? 7
1.11 什么叫槽孔? 8
1.12 什么叫特性阻抗? 8
1.13 控制特征阻抗的目的是什么? 8
1.14 影響PCB特性阻抗的因素有哪些? 9
1.15 怎樣在PCB版圖上做阻抗控制? 9
1.16 常見的基板板材有哪些?怎么分類? 11
1.17 什么是PCB厚度?一般推薦的PCB厚度有哪些? 12
1.18 常規的板厚公差要求是多少? 12
1.19 什么是多層板?多層板的特點是什么? 12
1.20 多層板是如何進行層壓的? 13
1.21 多層板進行阻抗、層疊設計時考慮的基本原則有哪些? 13
1.22 什么是PCB表面處理工藝?它的目的是什么? 14
1.23 常見的PCB表面處理工藝有哪些? 14
1.24 什么叫作熱風整平? 14
1.25 什么叫作有機涂覆? 14
1.26 什么是化學鍍鎳/浸金(化學沉金)工藝? 15
1.27 什么是浸銀(沉銀)工藝? 15
1.28 什么是浸錫(沉錫)工藝? 15
1.29 什么是金手指?金手指的設計要求有哪些? 15
1.30 什么叫作阻焊?設置阻焊的目的是什么?常規的阻焊顏色有哪些? 16
1.31 焊盤設計阻焊的一般原則有哪些?Cadence Allegro軟件中焊盤的阻焊在哪里
設置? 16
1.32 過孔的阻焊應該怎么處理? 17
1.33 BGA過孔的阻焊設計有什么原則? 18
1.34 什么叫作鋼網?設計鋼網的目的是什么? 18
1.35 焊盤設計鋼網的一般原則是什么?Cadence Allegro軟件中焊盤的鋼網在哪里
設置? 18
1.36 PCB制版時的絲印設計有哪些? 19
1.37 PCB設計中位號字符的線寬與高度推薦為多少? 19
1.38 PCB設計中位號字符與焊盤的間距推薦為多少?方向怎么設定? 20
1.39 什么是翹曲度?一般PCB板卡翹曲度的標準是多少? 20
1.40 拼版設計分為哪幾種?拼版設計的好處有哪些? 20
1.41 什么叫作V-CUT? 21
1.42 什么叫作PCB郵票孔? 21
1.43 橋連的分類有哪些? 21
1.44 什么是PCB的工藝邊? 21
1.45 PCB板卡為什么要倒角?應該怎么倒角? 22
1.46 什么叫作光學定位點?其作用是什么? 22
1.47 在PCB版圖上應該怎么處理Mark點? 23
1.48 什么叫作SMT? 23
1.49 什么叫作SMD? 23
1.50 什么叫作回流焊? 24
1.51 什么叫作波峰焊?它與回流焊的區別是什么? 24
1.52 為了方便后期維修,PCB上各類封裝元器件的間距應該維持多少? 24
1.53 PCB的組裝工藝分為哪幾種? 25
1.54 什么是銅箔?銅箔的分類有哪些? 25
1.55 銅箔的厚度與線寬/線距的關系是怎樣的? 27
1.56 什么叫作3W原則? 27
1.57 什么叫作20H原則? 27
1.58 在PCB設計中如何體現3W與20H原則? 28
1.59 什么叫作π型濾波? 28
1.60 PCB設計中晶體的π型濾波應該怎么設計? 30
1.61 什么是差分信號?差分信號傳輸與單根信號傳輸的區別在哪里? 30
1.62 什么是爬電間距? 31
1.63 PCB中信號線分為哪幾類?區別在哪里? 31
1.64 什么叫作EMC? 31
1.65 形成EMC的三要素是什么? 32
1.66 抑制EMC的方法有哪些? 32
1.67 電子設計中為什么要區分模擬地與數字地? 32
1.68 PCB設計中區分模擬地與數字地的設計方法有哪些? 33
1.69 PCB常用的Silkscreen、Soldermask、Pastmask的含義是什么? 33
1.70 通常所說的0402、0603、0805、1206是怎么計算的? 34
1.71 什么叫作旁路電容、去耦電容?兩者的區別在哪里? 35
1.72 什么叫作串擾? 35
1.73 引起串擾的因素有哪些? 35
1.74 降低串擾的方法有哪些? 36
1.75 什么是過孔?過孔包含哪些元素? 36
1.76 什么是盲埋孔? 36
1.77 HDI板的階數是怎么定義的? 37
1.78 過孔的兩個寄生參數是什么?它有什么影響?應該怎么消除? 37
1.79 什么是孤島銅皮?它有什么影響? 38
1.80 什么是平衡銅?它的作用是什么? 39
1.81 什么是PCB中的正片與負片?它們有什么區別? 39
1.82 什么叫作單點接地? 39
1.83 什么叫作跨分割?它有什么壞處? 40
1.84 什么是ICT測試點?其設計要求有哪些? 40
1.85 什么是DC-DC電路? 41
1.86 什么是LDO電路? 41
1.87 什么是0歐姆電阻?它的作用有哪些? 42
1.88 對于PCB板的散熱,有哪些好的措施? 42
1.89 PCB的驗收標準有哪些? 43
1.90 如何區分高速信號與低速信號? 44
1.91 高速電路設計中電容的作用有哪些? 44
1.92 高速電路設計中電感的作用有哪些? 44
1.93 端接的種類有哪些? 44
1.94 PCB設計中常用的存儲器有哪些? 45
1.95 什么叫作阻焊橋? 46
1.96 常規的基板板材性能參數有哪些? 46
1.97 上拉、下拉電阻的作用有哪些? 46
1.98 什么叫作背鉆? 47
1.99 什么是屏蔽罩?它的作用是什么? 47
1.100 在PCB設計時為什么需要做等長設計? 47
本章小結 48
第2章 OrCAD原理圖封裝庫50問解析 47
2.1 OrCAD軟件中怎么新建庫文件? 47
2.2 OrCAD的格點在哪里設置?一般怎么推薦設置? 48
2.3 OrCAD顏色在哪里設置? 49
2.4 OrCAD中怎么設置頁面的大小? 49
2.5 OrCAD中字體的大小怎么設置? 50
2.6 OrCAD中默認的常用快捷鍵是什么?是否可以更改? 51
2.7 OrCAD系統自帶的原理圖庫在哪里?每一個原理圖庫里面都包含了哪些
器件? 52
2.8 OrCAD中怎么創建一個簡單分立元器件的封裝? 53
2.9 OrCAD中怎么填充圖形? 54
2.10 OrCAD繪制庫的常用命令有哪些? 55
2.11 OrCAD中怎么創建邏輯門電路的封裝庫? 55
2.12 IC類器件的封裝應該怎么創建? 57
2.13 OrCAD中怎么創建電源、地的封裝庫? 59
2.14 OrCAD中怎么運用表格創建復雜的元器件? 60
2.15 OrCAD中怎么創建帶圖片的Title Block? 62
2.16 OrCAD中怎么創建不同頁面的連接符? 65
2.17 Homogeneous類型與Heterogeneous類型元器件的區別是什么? 65
2.18 OrCAD中怎么創建Homogeneous類型的元器件封裝? 66
2.19 OrCAD中怎么創建Heterogeneous類型的元器件封裝? 67
2.20 怎么顯示與隱藏原理圖庫的管腳編號? 68
2.21 怎么顯示與隱藏原理圖庫的網絡名稱? 69
2.22 怎么顯示與隱藏原理圖庫的PCB封裝名稱? 69
2.23 怎么在OrCAD原理圖中顯示與隱藏元器件的Value值? 71
2.24 怎么更改原理圖中做好的庫文件? 71
2.25 怎么從OrCAD原理圖中導出封裝庫? 73
2.26 OrCAD封裝庫的管腳Shape是什么意思? 75
2.27 OrCAD封裝庫的管腳Type是什么意思? 75
2.28 OrCAD中怎么對元器件的管腳屬性進行統一更改? 75
2.29 在屬性編輯時,怎么將數據復制粘貼到Excel表格中進行處理? 76
2.30 OrCAD在做封裝庫時怎么快速放置多個管腳? 76
2.31 OrCAD中怎么批量更新封裝庫文件? 77
2.32 OrCAD中怎么批量替換封裝庫文件? 78
2.33 對于多Part元器件庫,怎么去查看每一個部分的內容? 78
2.34 OrCAD中關于格點的操作是在哪里設置的? 79
2.35 OrCAD中元器件編號的命令方式是什么? 80
2.36 OrCAD中怎么添加本地的封裝庫? 81
2.37 OrCAD中怎么刪除原理圖庫文件? 81
2.38 如何快速定位元器件庫中的元器件? 82
2.39 OrCAD做封裝庫管腳名稱重復時應該怎么處理? 82
2.40 OrCAD封裝庫中的Value值在制作封裝庫時應該怎么處理? 83
2.41 OrCAD圖紙當前設計的庫路徑下有非法字符時應該怎么處理? 84
2.42 OrCAD中的Replace Cathe與Update Cathe有什么區別? 84
2.43 怎么在Title Block中添加公司logo? 84
2.44 OrCAD中怎么繪制實心符號? 85
2.45 對于已經定義好的庫文件,怎么修改位號的前綴? 86
2.46 OrCAD創建的電源符號怎么在原理圖中調用? 87
2.47 OrCAD封裝庫的外形框怎么加粗? 87
2.48 OrCAD在創建封裝庫時,管腳數目很多的器件應該怎么合理分配? 87
2.49 OrCAD封裝庫中應該怎么刪除Pin Group屬性? 88
2.50 怎么給OrCAD封裝庫添加新的屬性? 90
本章小結 90
第3章 OrCAD原理圖設計90問解析 91
3.1 OrCAD中怎么創建新的原理圖工程文件? 91
3.2 OrCAD中原理圖的設計紙張大小應該怎么設置? 92
3.3 OrCAD中繪制原理圖的格點應該怎么設置? 93
3.4 OrCAD繪制原理圖時怎么放置器件? 94
3.5 OrCAD繪制原理圖時怎么拖動與旋轉元器件? 94
3.6 OrCAD中元器件應該怎么進行鏡像與翻轉? 95
3.7 OrCAD中沒有連接的網絡應該怎么處理? 95
3.8 OrCAD在繪制原理圖時怎么放置電源、地與分頁連接符號? 96
3.9 OrCAD中同一頁面的連接關系應該怎么處理? 96
3.10 OrCAD中走線交叉處的連接關系應該怎么處理? 98
3.11 OrCAD中的Net Alias應該怎么使用?它與Wire有什么區別? 98
3.12 OrCAD中不同頁面的連接關系應該怎么處理? 99
3.13 OrCAD中Net Alias與Off-Page Connector有什么區別? 100
3.14 OrCAD中應該怎么創建Bus總線? 100
3.15 OrCAD中總線應該如何命名? 101
3.16 總線與信號分支線之間應該如何進行連接? 101
3.17 OrCAD中使用Bus總線有哪些注意事項? 102
3.18 OrCAD中如何對原理圖頁面進行操作? 102
3.19 OrCAD中繪制原理圖時,電源與地網絡應該怎么處理? 103
3.20 OrCAD中十字交叉線應該怎么處理? 104
3.21 OrCAD中Browse功能如何使用?它有什么作用? 104
3.22 如何在OrCAD中查找元素? 106
3.23 怎么在OrCAD中點亮整個網絡? 107
3.24 OrCAD中移動器件時怎么讓連線不跟著器件一起動? 108
3.25 OrCAD中如何添加文本標注、圖形標注? 108
3.26 OrCAD中單個器件的PCB封裝應該怎么處理? 109
3.27 OrCAD中怎么對元器件的PCB封裝進行批量匹配? 110
3.28 OrCAD中怎么對元器件位號進行統一編號? 111
3.29 OrCAD中怎么按頁面的方式有規律地對器件位號進行編排? 113
3.30 OrCAD中原理圖文件怎么進行DRC檢測? 114
3.31 OrCAD中DRC檢測參數設置的含義是什么? 115
3.32 OrCAD中電氣規則檢查的每一個參數的含義是什么? 115
3.33 OrCAD中物理規則檢查的每一個參數的含義是什么? 116
3.34 OrCAD中怎么瀏覽DRC檢測后的全部DRC錯誤? 117
3.35 OrCAD中怎么產生Cadence Allegro的第一方網表? 118
3.36 OrCAD與Cadence Allegro的交互式操作應該怎么處理? 119
3.37 OrCAD軟件輸出Cadence Allegro第一方網表時報錯應該怎么處理? 120
3.38 OrCAD中怎么產生Cadence Allegro的第三方網表? 120
3.39 OrCAD輸出的Cadence Allegro的第一方網表與第三方網表有什么區別? 121
3.40 OrCAD輸出網表出現“Duplicate Pin Name”錯誤應該怎么處理? 121
3.41 OrCAD輸出網表出現“Pin number missing”錯誤應該怎么處理? 123
3.42 OrCAD輸出網表出現“Value…contains…return”錯誤應該怎么處理? 124
3.43 OrCAD輸出網表出現“PCB Footprint missing”錯誤應該怎么處理? 124
3.44 OrCAD輸出網表出現“一個器件的不同Part包含不同屬性”錯誤應該怎么
處理? 125
3.45 OrCAD輸出網表出現“Illegal character”錯誤應該怎么處理? 126
3.46 OrCAD軟件怎么輸出物料清單BOM表格? 127
3.47 如何對OrCAD輸出或者打印PDF的參數進行篩選? 128
3.48 怎么對原理圖的差分信號添加差分屬性? 129
3.49 什么是平坦式原理圖?它的優點有哪些? 130
3.50 如何繪制平坦式原理圖? 131
3.51 什么是層次式電路設計?它的優點有哪些? 132
3.52 如何繪制層次式原理圖? 133
3.53 在層次式原理圖中怎么調用已經創建好的模塊? 135
3.54 怎么對兩份不同的原理圖進行差異化對比? 137
3.55 OrCAD中怎么批量修改屬性值字體的大小? 139
3.56 怎么在OrCAD的原理圖的Title Block中加入公司的logo? 140
3.57 OrCAD原理圖中分頁符網絡后面的數字是怎么添加的? 141
3.58 OrCAD原理圖中分頁符網絡后帶的數字編碼怎樣對齊? 142
3.59 OrCAD的Occurrence屬性與Instance屬性是什么含義? 144
3.60 怎么對OrCAD的網絡標號進行統一批量的修改? 146
3.61 OrCAD導網表時出現交換屬性錯誤應該怎么處理? 147
3.62 OrCAD繪制的原理圖輸出PDF文件的頁碼順序是怎么決定的? 150
3.63 OrCAD繪制原理圖時,對某些屬性隱藏或者顯示應該怎么處理? 151
3.64 OrCAD中怎么設置復制位號的增加機制? 154
3.65 在OrCAD原理圖中怎么對設計的顏色進行設置? 156
3.66 OrCAD中不同的工程文件,怎么輸出所需要工程文件的網表? 157
3.67 OrCAD中怎么給元器件自定義屬性? 158
3.68 OrCAD中怎么繪制一個實心的可以填充不同顏色的符號? 160
3.69 OrCAD繪制原理圖時,Value值與封裝屬性應該怎么確定? 160
3.70 OrCAD繪制的原理圖中的位號有下劃線是怎么回事?怎么刪除? 161
3.71 OrCAD新建原理圖時,每一個類目的含義是什么? 162
3.72 OrCAD繪制原理圖文件時,怎么對元器件進行對齊? 164
3.73 OrCAD軟件默認打開開始頁面,怎么關閉這個頁面? 164
3.74 OrCAD如何輸出不含有原理圖規則的PCB網表? 166
3.75 如何降低OrCAD軟件原理圖的版本? 166
3.76 OrCAD軟件怎么顯示元器件的封裝名稱? 167
3.77 OrCAD中如何高亮某個網絡的所有連接關系? 168
3.78 OrCAD軟件怎么使用以前的搜索方式? 169
3.79 OrCAD軟件進行原理圖繪制的柵格應該怎么設置? 170
3.80 OrCAD軟件怎么查看整個設計文件的焊點數? 171
3.81 OrCAD軟件繪制原理圖時如何使用任意角度的走線? 171
3.82 OrCAD軟件怎么統一查看哪些器件是沒有PCB封裝的? 172
3.83 OrCAD中的Design Cache部分是做什么用的? 174
3.84 OrCAD中的交叉標注是什么含義? 175
3.85 OrCAD中的硬位號概念是什么? 175
3.86 “Title Block”中的時間格式如何修改? 176
3.87 OrCAD軟件相同網絡連接點Junction的大小如何設置? 177
3.88 OrCAD中多個網絡連接在一起時,顯示網絡名稱的優先級是什么? 178
3.89 OrCAD軟件Title Block中的原理圖頁數如何進行增加? 178
3.90 OrCAD軟件Annote命令下的每個選項的含義是什么? 179
本章小結 180
第4章 Cadence Allegro封裝庫設計50問解析 181
4.1 什么叫作PCB封裝?它的分類一般有哪些? 181
4.2 在OrCAD原理圖中怎么指定器件的封裝? 182
4.3 Cadence Allegro軟件中封裝的組成部分有哪些? 183
4.4 Cadence Allegro軟件中PCB封裝后綴的含義是什么? 183
4.5 Cadence Allegro軟件制作PCB封裝的一般流程是什么? 184
4.6 Cadence Allegro軟件中焊盤的結構怎樣? 189
4.7 Cadence Allegro軟件中熱風焊盤的作用是什么? 190
4.8 Cadence Allegro軟件中反焊盤的作用是什么? 190
4.9 Cadence Allegro軟件中Soldermask的含義及其作用是什么? 191
4.10 Cadence Allegro軟件中Pastemask的含義及其作用是什么? 191
4.11 Cadence Allegro軟件中怎么指定封裝庫路徑? 192
4.12 Cadence Allegro軟件中焊盤的一般命名方法是什么? 192
4.13 Cadence Allegro軟件中焊盤制作界面的參數含義是什么? 193
4.14 Cadence Allegro軟件中插件鉆孔有哪三種模式?具體含義是什么? 195
4.15 Cadence Allegro軟件中常規表貼焊盤應該如何創建? 196
4.16 Cadence Allegro軟件中異形表貼焊盤應該如何創建? 196
4.17 Cadence Allegro軟件中怎么通過DXF文件創建異形焊盤? 198
4.18 Cadence Allegro軟件中槽孔的熱風焊盤應該如何處理? 200
4.19 Cadence Allegro軟件中應該如何按照系統模板去創建PCB封裝? 201
4.20 如何在Cadence Allegro軟件中創建機械器件封裝? 205
4.21 從PCB中導出封裝時需要哪些文件? 206
4.22 在制作PCB封裝時絲印框與焊盤的間距為多少? 207
4.23 Cadence Allegro軟件中制作PCB封裝的單位精度要求是什么? 208
4.24 Cadence Allegro軟件中制作PCB封裝的絲印標識有什么要求? 208
4.25 Cadence Allegro軟件中PCB封裝的元器件高度信息怎么標注? 208
4.26 常用PCB封裝的字體大小設置為多少? 210
4.27 在做封裝設計時PCB封裝的原點有哪些要求? 210
4.28 PCB定位孔的焊盤與孔徑怎么設置? 210
4.29 PCB封裝中有極性的器件怎么標識? 211
4.30 PCB封裝的實體占地面積在PCB上應該如何處理? 211
4.31 Cadence Allegro軟件中沉板的器件封裝應該怎么處理? 212
4.32 Pads封裝轉成Cadence Allegro封裝需要做什么處理才可以使用? 213
4.33 設計PCB封裝時為什么要設置原點?原點的作用是什么? 217
4.34 在PCB中導入網表時提示管腳不匹配,應該怎么處理? 217
4.35 PCB中導入網表后提示沒有Flash,應該怎么處理? 219
4.36 PCB中導入第三方網表后提示找不到封裝文件,應該怎么處理? 220
4.37 貼片類元器件焊盤應該如何補償? 222
4.38 制作插件封裝時,通孔焊盤應該如何補償? 225
4.39 PCB封裝中沒有編號的管腳應該怎么處理? 226
4.40 PCB中如何創建過孔的封裝? 226
4.41 如何調用PCB上已經使用過的熱風焊盤文件? 228
4.42 怎么將PCB封裝批量添加到PCB上? 228
4.43 PCB設計中的郵票孔應該如何制作? 230
4.44 三極管封裝管腳排序與原理圖器件管腳應該如何對應? 231
4.45 為何同一種器件不同的公司制作的封裝焊盤尺寸不一致? 232
4.46 橢圓形焊盤的Flash制作尺寸如何計算? 232
4.47 PCB封裝中何時需要畫Keepout層?一般畫多大尺寸? 233
4.48 PCB封裝管腳排序有什么規律? 234
4.49 常規阻容器件的名稱是什么含義? 234
4.50 一般查看器件Datasheet,利用Datasheet制作封裝,需要分析里面的哪些
內容? 234
本章小結 236
第5章 Cadence Allegro軟件操作實戰90問解析 237
5.1 Cadence Allegro軟件的快捷鍵應該怎么設置? 237
5.2 Cadence Allegro軟件中如何錄制以及調用script文件? 239
5.3 Cadence Allegro軟件中的Stoke命令應該如何定義與使用? 240
5.4 Cadence Allegro軟件菜單欄中每個菜單的含義是什么? 243
5.5 Cadence Allegro軟件File菜單下每個命令的具體含義是什么? 244
5.6 Cadence Allegro軟件Edit菜單下每個命令的具體含義是什么? 245
5.7 Cadence Allegro軟件View菜單下每個命令的具體含義是什么? 246
5.8 Cadence Allegro軟件Add菜單下每個命令的具體含義是什么? 247
5.9 Cadence Allegro軟件Display菜單下每個命令的具體含義是什么? 247
5.10 Cadence Allegro軟件Setup菜單下每個命令的具體含義是什么? 249
5.11 Cadence Allegro軟件Shape菜單下每個命令的具體含義是什么? 250
5.12 Cadence Allegro軟件Logic菜單下每個命令的具體含義是什么? 251
5.13 Cadence Allegro軟件Place菜單下每個命令的具體含義是什么? 252
5.14 Cadence Allegro軟件Route菜單下每個命令的具體含義是什么? 253
5.15 Cadence Allegro軟件Analyze菜單下每個命令的具體含義是什么? 254
5.16 Cadence Allegro軟件Manufacture菜單下每個命令的具體含義是什么? 254
5.17 Cadence Allegro軟件Tools菜單下每個命令的具體含義是什么? 256
5.18 Cadence Allegro軟件窗口關閉后怎么顯示? 258
5.19 Cadence Allegro軟件的工具欄如何顯示/隱藏? 259
5.20 Cadence Allegro軟件三個功能面板的具體含義和作用是什么? 260
5.21 Cadence Allegro軟件狀態欄的具體含義是什么? 263
5.22 Cadence Allegro軟件參數設置中“Display”面板參數的含義是什么? 264
5.23 Cadence Allegro軟件參數設置中Design面板參數的含義是什么? 265
5.24 Cadence Allegro軟件中怎么定位元器件?有哪幾種方式? 266
5.25 Cadence Allegro軟件用戶參數設置以及偏好設置在哪里? 269
5.26 在Cadence Allegro軟件中各類布局布線區域的含義是什么? 270
5.27 Cadence Allegro軟件布局布線的格點應該如何設置? 270
5.28 如何在Cadence Allegro軟件中設置限高區域? 273
5.29 Cadence Allegro軟件如何導出PROE所需要的結構文件? 274
5.30 執行移動命令以后的“Options”面板應該如何進行設置? 275
5.31 執行高亮顯示命令以后的“Options”面板應該如何進行設置? 277
5.32 Cadence Allegro軟件中各個約束規則管理模式的具體含義是什么?在哪里
進行設置? 277
5.33 什么是絕對傳輸延遲?絕對傳輸延遲應該怎么設置? 283
5.34 什么是相對傳輸延遲? 284
5.35 如何使用直接添加法添加相對傳輸延遲的等長規則? 284
5.36 如何使用模型添加法添加相對傳輸延遲的等長規則? 286
5.37 Cadence Allegro軟件中如何創建Pin-Pair? 290
5.38 Xnet是什么含義?如何在Cadence Allegro軟件中添加Xnet? 292
5.39 Cadence Allegro軟件中應該如何添加區域規則? 294
5.40 Cadence Allegro軟件中如何對BGA器件進行自動扇出? 296
5.41 Cadence Allegro軟件中銅皮處理的相關命令有哪些? 297
5.42 Cadence Allegro軟件中如何對靜態銅皮與動態銅皮進行轉換? 298
5.43 Cadence Allegro軟件中如何隱藏銅皮? 299
5.44 Cadence Allegro軟件中的Z-Copy命令應該如何使用? 300
5.45 執行走線命令時,“Options”面板的參數應該怎么設置? 302
5.46 執行推擠命令時,“Options”面板的參數應該怎么設置? 304
5.47 Cadence Allegro軟件中Cut功能應該如何使用? 305
5.48 Cadence Allegro軟件中如何進行多人協同設計? 306
5.49 如何使用Sub-Drawing功能?它與Copy功能的區別是什么? 308
5.50 怎么從Cadence Allegro軟件中導出設計參數? 310
5.51 Cadence Allegro軟件中Spin命名與Rotate命令的區別是什么? 311
5.52 Cadence Allegro軟件進行標注的相關參數的含義是什么? 312
5.53 Cadence Allegro軟件中應該如何設置盲埋孔? 313
5.54 如何將網絡名顯示在走線、焊盤及銅皮上? 315
5.55 如何在PCB上整體替換過孔? 316
5.56 Cadence Allegro軟件中如何使用全屏大十字光標?全屏大十字光標有重影
應該怎么處理? 317
5.57 怎么對Cadence Allegro軟件的走線添加淚滴? 317
5.58 怎么對PCB設計的原點進行移動?有哪幾種方法? 319
5.59 Cadence Allegro軟件中如何快速地交換兩個器件? 320
5.60 Cadence Allegro軟件中如何使用Temp Group功能? 320
5.61 Cadence Allegro軟件中如何使用Vertex功能? 322
5.62 Cadence Allegro軟件中如何使用Snap pick to功能? 322
5.63 在使用測量命令時怎么讓軟件同時顯示兩種測量單位? 323
5.64 Cadence Allegro軟件中如何使用Autosilk功能? 324
5.65 在CM規則管理器中如何去顯示或隱藏屬性? 326
5.66 如何對整個PCB版圖進行旋轉? 326
5.67 Cadence Allegro軟件中如何設置讓打開的一個新PCB文件是空文件? 327
5.68 怎樣隱藏或顯示DRC? 328
5.69 如何從PCB文件中提取封裝? 328
5.70 如何設置標注尺寸的雙單位顯示? 329
5.71 Cadence Allegro軟件的單位設置精度能不能設置為4位? 329
5.72 Cadence Allegro進行封裝庫導出時,“No library dependencies”選項的作用
是什么? 330
5.73 Cadence Allegro中如何設置撤銷的步數?一般設置多少次? 330
5.74 如何讓PCB走線走在兩個插件焊盤的中間? 331
5.75 如何調節PCB界面的亮度? 332
5.76 Cadence Allegro軟件中如何輸出PDF裝配圖? 333
5.77 雙擊打開PCB文件,結果是新建一個PCB文件,應該怎么處理? 334
5.78 如何設置讓默認打開Cadence Allegro軟件是新的PCB文件? 334
5.79 如何從Cadence Allegro軟件中輸出BOM清單? 335
5.80 如何在Cadence Allegro軟件中添加光繪層疊? 335
5.81 如何在PCB中對焊盤進行削盤處理? 336
5.82 如何查看PCB的設計狀態? 336
5.83 Cadence Allegro軟件中DB功能是什么?應該如何使用? 337
5.84 Cadence Allegro軟件中如何查看指定了哪些快捷鍵以及所執行命令的語句
有哪些? 337
5.85 Cadence Allegro軟件中的Assign RefDes功能如何使用? 338
5.86 Cadence Allegro軟件中用戶設計屬性的參數含義是什么? 339
5.87 Cadence Allegro軟件中DRC常用的設置有哪些? 340
5.88 Cadence Allegro軟件中Route常用的設置有哪些? 341
5.89 Cadence Allegro軟件中鎖定與解鎖命令如何使用? 341
5.90 Cadence Allegro布線時其他飛線不顯示怎么處理? 342
本章小結 342
第6章 Cadence Allegro軟件PCB設計120問解析 343
6.1 Cadence Allegro軟件中常用文件名的后綴及其含義是什么? 343
6.2 Cadence Allegro軟件中怎么對相同的模塊進行模復用? 344
6.3 Cadence Allegro軟件中怎么對元器件和模塊進行旋轉? 346
6.4 Cadence Allegro軟件中怎么對整個模塊進行鏡像? 348
6.5 Cadence Allegro軟件中Groups組創建之后怎么進行打散? 350
6.6 OrCAD輸出的第一方網表文件如何導入Cadence Allegro軟件中? 351
6.7 OrCAD輸出的第三方網表文件如何導入Cadence Allegro軟件中? 353
6.8 Cadence Allegro軟件中導入第一方網表與第三方網表的區別在哪里? 354
6.9 Cadence Allegro軟件中導入網表以后,為什么在PCB版圖上看不到元器件? 355
6.10 Cadence Allegro軟件中怎么通過ROOM框來放置元器件? 357
6.11 在做PCB設計時,結構文件應該如何導入PCB? 358
6.12 在做PCB設計時,怎么導出DXF結構文件? 360
6.13 Cadence Allegro軟件中如何繪制板框?繪制板框的方法有哪幾種? 361
6.14 Cadence Allegro軟件中如何對布局布線區域進行設置? 362
6.15 Cadence Allegro軟件中怎么指定封裝庫路徑?需要指定哪幾個路徑? 363
6.16 Cadence Allegro軟件中如何對結構器件進行定位操作? 365
6.17 Cadence Allegro軟件中應該如何顯示與關閉飛線? 366
6.18 OrCAD軟件與Cadence Allegro軟件應該如何進行交互式操作? 368
6.19 Cadence Allegro軟件中應該如何對同類型的PCB封裝進行更新? 369
6.20 Cadence Allegro軟件中如何對單個元器件進行更新? 370
6.21 Cadence Allegro軟件中應該如何添加層疊? 370
6.22 Cadence Allegro軟件中怎么對阻抗進行計算? 372
6.23 Cadence Allegro軟件中怎么添加走線的阻抗線寬? 373
6.24 Cadence Allegro軟件中怎么添加不同元素之間的間距規則? 375
6.25 Cadence Allegro軟件中如何導入封裝本身的管腳長度信息? 375
6.26 動態銅皮與靜態銅皮的區別與聯系是什么? 377
6.27 Cadence Allegro軟件中如何設置銅皮的連接方式? 377
6.28 多個銅皮重疊時,銅皮的優先級應該怎么設置? 378
6.29 Cadence Allegro軟件中如何對電源平面進行分割設計? 379
6.30 Cadence Allegro軟件中如何進行多根走線?多根走線的間距如何設置? 381
6.31 Cadence Allegro軟件中陣列過孔如何使用? 382
6.32 怎么統一修改PCB中元器件參考編號的大小? 384
6.33 在PCB中怎么對元器件的參考編號進行重新排列? 385
6.34 怎么將PCB中重新排列的元器件參考編號反標回原理圖中? 386
6.35 在PCB中如何手動添加和刪除元器件? 387
6.36 在PCB中如何手動修改網絡連接關系? 388
6.37 Cadence Allegro軟件中如何對元器件進行對齊操作? 389
6.38 Cadence Allegro軟件中自動等長如何操作? 390
6.39 PADS軟件繪制的PCB文件如何導入Cadence Allegro軟件中? 391
6.40 怎么對PCB中同一個網絡的其他元素賦予顏色? 392
6.41 怎么對單個焊盤的銅皮連接屬性進行設置? 392
6.42 在設置PCB保存時,如何設置才能不彈出替換當前文件的警告? 393
6.43 Cadence Allegro軟件中如何對走線進行自動圓弧轉換? 394
6.44 在PCB版圖中載流能力如何評估? 395
6.45 Cadence Allegro軟件中如何設置漸變線? 395
6.46 如何對兩份PCB文件進行差異對比? 396
6.47 Cadence Allegro軟件中如何復用已經處理好的布局文件? 397
6.48 如何隱藏電源飛線? 397
6.49 Cadence Allegro軟件中如何導出帶有鉆孔數據的DXF文件? 398
6.50 如何調整已經布好的差分信號線距? 400
6.51 Cadence Allegro進行設計時,一般推薦元器件編號的大小為多少? 401
6.52 Cadence Allegro軟件中如何添加過孔? 401
6.53 導入DXF時,底視圖不能鏡像的原因是什么? 402
6.54 Cadence Allegro軟件中如何實現自動保存?自動保存的 時間在哪里設置? 403
6.55 在進行高速信號設計時如何進行無盤設計? 404
6.56 怎么設置讓銅皮不顯示,而僅僅顯示銅皮的邊框? 405
6.57 如何精準定位“Out of data shape”? 406
6.58 Cadence Allegro軟件中如何輸出Excel格式的貼片坐標文件? 407
6.59 如何刪除、復制修整好的銅皮避讓區域? 409
6.60 如何不將原理圖所添加的規則導入PCB中? 410
6.61 Cadence Allegro軟件中如何定位多余的走線和過孔? 411
6.62 Bus、Net Class、Net Group以及Match Group的區別是什么? 412
6.63 如何使差分信號既滿足阻抗間距要求又滿足信號線之間20mil的要求? 412
6.64 如何刪除自己在PCB定義的Subclass層? 413
6.65 在移動元器件時如何不顯示飛線? 414
6.66 Cadence Allegro軟件中板框應該如何進行修改? 415
6.67 Cadence Allegro軟件中常見的PCB術語以及其釋義是什么? 416
6.68 Cadence Allegro軟件中如何同時高亮一組相同Value值的元器件? 416
6.69 如何設置花焊盤連接時銅皮與焊盤的連接寬度? 417
6.70 在平面分割層采用正片與負片的區別是什么? 418
6.71 如何讓BOTTOM層器件的位號字符鏡像顯示? 418
6.72 如何在Cadence Allegro軟件中添加ICT測試點? 419
6.73 怎么在PCB中生成層疊文件? 424
6.74 怎么輸出生產需要的ODB文件? 425
6.75 銅皮重疊在一起時如何篩選銅皮? 426
6.76 在16.6及以上的版本中如何創建Bus總線? 427
6.77 如何顯示盲埋孔的鉆孔層疊標記以及顏色設置? 428
6.78 如何在PCB中手動或自動添加差分對屬性? 429
6.79 在PCB中如何查看焊盤參數? 431
6.80 如何設置讓Cadence Allegro軟件執行走線功能時不自動記憶上次切換過的
走線寬度? 432
6.81 在Cadence Allegro中走線時,如何顯示走線長度? 433
6.82 在用Cadence Allegro軟件做等長設計時,如何讓等長進度條跟隨蛇形線
移動? 433
6.83 PCB設計中漏銅以及白油應該如何設置? 435
6.84 如何在Cadence Allegro軟件中檢查單端網絡? 436
6.85 怎么讓PCB中飛線顯示最短路徑? 436
6.86 不同阻焊之間的間距在哪里進行設置?如何進行DRC的檢測? 437
6.87 對差分線進行雙擊打孔時如何更改差分過孔之間的間距? 438
6.88 如何將走線沿著PCB異形板框進行布線? 438
6.89 輸出鉆孔數據表格重疊時應該如何處理? 439
6.90 Cadence Allegro軟件中如何輸出BOM表單? 440
6.91 Cadence Allegro軟件中如何鋪網格銅?應該如何設置? 441
6.92 Cadence Allegro軟件中如何使用極坐標進行設計? 442
6.93 Cadence Allegro軟件中如何檢查沒有平面參考的走線與跨分割走線? 442
6.94 Cadence Allegro軟件中如何進行自動布線設計? 443
6.95 Cadence Allegro軟件中Assembly層與Silkscreen層的元器件編號怎么
處理? 444
6.96 布線時如何設置讓走線從焊盤里面出線? 445
6.97 Cadence Allegro軟件中進行標注時如何添加單位顯示? 446
6.98 在PCB上如何添加Mark點? 447
6.99 差分信號在進行扇孔時如何自動添加回流地過孔? 448
6.100 CAM350導入Gerber文件如何設置鉆孔精度? 449
6.101 Cadence Allegro在輸出光繪文件時是否可以指定文件夾名稱? 450
6.102 Cadence Allegro軟件中如何設置有些區域禁止鋪銅卻可以走線? 450
6.103 在PCB中如何單獨移動不需要的焊盤? 451
6.104 對銅皮進行“Update to Smooth”但還是存在“Out of date shapes”,應該如何
處理? 452
6.105 Cadence Allegro軟件中常見DRC符號的含義是什么? 453
6.106 如何對PCB版圖上的空網絡進行高亮顯示? 457
6.107 Cadence Allegro軟件中如何生成等長表格文件? 457
6.108 Cadence Allegro軟件中如何查看器件的高度信息? 458
6.109 相同網絡的過孔重疊了需要在哪里進行設置才會產生DRC? 459
6.110 Cadence Allegro功能面板中字體大小如何設置? 460
6.111 CAM350導入Cadence Allegro16.6版本輸出的鉆孔文件沒有數據顯示怎么
處理? 462
6.112 Cadence Allegro軟件輸出的槽孔文件應該如何導入CAM350? 462
6.113 如何讓差分阻抗線寬的優先級高于區域規則線寬? 464
6.114 原理圖網絡名稱過長導致無法導入PCB,應該怎么設置? 465
6.115 Cadence Allegro軟件中設置的規則怎么復用到另一個PCB文件? 465
6.116 怎么查看整個PCB文件的總體信息報告? 467
6.117 如何快速定位PCB中哪些管腳是沒有連接的? 468
6.118 在哪里查看PCB上的鉆孔文件信息? 469
6.119 PCB中如何提取鉆孔符號的表格文件? 470
6.120 如何設置Cadence Allegro的瓶頸模式走線? 471
本章小結 471
附錄A 電子設計常用的QA要點 472
序: